Ngày 30/5, workshop chuyên đề “Thiết kế các lõi mã hóa hậu lượng tử với CPU mã nguồn mở RISC-V và các phương pháp tấn công lõi mã hóa” đã diễn ra tại Trường Đại học Khoa học tự nhiên, ĐHQG-HCM (HCMUS). Sự kiện do Khoa Điện tử – Viễn thông của Trường phối hợp cùng Phòng thí nghiệm Thiết kế Mạch Tích hợp (the Integrated Circuit Design Laboratory – VLSILAB), Đại học Điện tử – Truyền thông (the University of Electro-Communications – UEC), Nhật Bản tổ chức.

Trong bối cảnh công nghệ lượng tử đang từng bước làm lung lay nền tảng bảo mật truyền thống, việc phát triển các hệ thống điện tử có khả năng chống chịu trước các hình thức tấn công thế hệ mới không còn là một lựa chọn mang tính nâng cấp mà là yêu cầu thiết yếu trong thiết kế hệ thống lõi. Các thuật toán mã hóa hậu lượng tử không chỉ cần được tích hợp sâu vào phần cứng mà còn phải song hành với chiến lược bảo vệ tổng thể từ kiến trúc hệ thống.
Workshop học thuật HCMUS – UEC

Workshop được điều phối bởi GS.TS. Phạm Công Kha – Trưởng phòng thí nghiệm VLSILAB, UEC và PGS.TS. Lê Đức Hùng – giảng viên cao cấp, Khoa Điện tử – Viễn thông, HCMUS. Đây là diễn đàn học thuật thiết thực giữa hai đơn vị, đồng thời góp phần thúc đẩy xu hướng tích hợp bảo mật từ gốc trong thiết kế phần cứng – điều kiện tiên quyết trong các hệ thống điện tử tương lai.
Sự kiện gồm bốn chuyên đề học thuật chuyên sâu, được trình bày bởi các nghiên cứu sinh đến từ Khoa Điện tử – Viễn thông, HCMUS và VLSILAB:
– Thiết kế SoC đa lõi tích hợp mã hóa NTRU hậu lượng tử – TS. Tạ Trí Đức (NCS D1 – HCMUS);
– Triển khai phần cứng cho thuật toán mã hóa hậu lượng tử (PQC) – TS. Nguyễn Trọng Hùng (NCS D3 – UEC);
– Thiết kế phần cứng/phần mềm PQC trên nền SoC RISC-V – TS. Đàm Đức Thuận (NCS D2 – UEC);
– Phân tích kênh kề: phân loại, tấn công và phòng thủ – TS. Trần Thái Hà (NCS D3 – UEC);
Các nội dung trình bày không chỉ mang giá trị học thuật cao, mà còn phản ánh nhu cầu cấp thiết từ thực tiễn công nghệ, khi nhiều lĩnh vực – từ thiết bị IoT, y tế thông minh, hạ tầng viễn thông đến quốc phòng – đều đang đối mặt với yêu cầu tích hợp các chuẩn bảo mật mới. Việc đưa các thuật toán mã hóa hậu lượng tử vào tầng vi mạch và hệ thống điều khiển sẽ đặt nền móng cho thế hệ thiết bị điện tử an toàn, có khả năng chống chịu cao trước các mối đe dọa an ninh mạng.

Với sự tham gia, thảo luận của giảng viên, nghiên cứu sinh và sinh viên từ hai đơn vị, workshop không chỉ là nơi giao lưu học thuật mà còn là cầu nối giữa các nhóm nghiên cứu đang theo đuổi những bài toán lõi trong lĩnh vực bảo mật phần cứng và thiết kế vi mạch.
Định hướng kết nối học thuật dài hạn

Workshop là bước tiếp nối trong hợp tác học thuật giữa Trường Đại học Khoa học tự nhiên, ĐHQG-HCM và Đại học Điện tử – Truyền thông, Nhật Bản, hướng tới các chủ đề ứng dụng cao trong kỷ nguyên hậu lượng tử. Việc chia sẻ chuyên môn và phát triển nguồn nhân lực nghiên cứu trong lĩnh vực điện tử, vi mạch và bảo mật đóng vai trò then chốt trong chiến lược nâng cao năng lực khoa học công nghệ của Việt Nam theo chuẩn quốc tế.

VLSILAB là một trong những phòng thí nghiệm đầu ngành tại Nhật Bản trong lĩnh vực thiết kế hệ thống trên chip (SoC) hiệu năng cao, bảo mật phần cứng và tích hợp thông minh. Phòng lab do GS.TS. Phạm Công Kha, nhà khoa học gốc Việt – thành viên IEEE và Hội Điện tử Thông tin và Truyền thông Nhật Bản – làm chủ nhiệm. Ông là một trong những chuyên gia có nhiều đóng góp nổi bật trong thiết kế logic và bảo mật phần cứng. Đội ngũ VLSILAB quy tụ nhiều nhà nghiên cứu quốc tế, bao gồm các thành viên người Việt và gốc Việt như NCS.TS. Hoàng Trọng Thức, Nguyễn Trọng Hùng, Đặng Tuấn Kiệt, v.v., và đang hợp tác với nhiều trường đại học tại Việt Nam, trong đó có các đơn vị thành viên ĐHQG-HCM.
Phòng thí nghiệm Thiết kế Mạch Tích hợp (The University of Electro-Communications Integrated Circuit Design Laboratory – VLSILAB)
PMN